יבמ פיתחה ממיר ADC חדש להמרה סופר-מהירה של אותות אנלוגיים
25 פברואר, 2013
ביצעה שינוי במבנה הבסיס של ממיר מסוג Successive Approximation Register, המצליח להכפיל את ביצועיו בלא להעלות את צריכת ההספק
הממיר החדש מתוכנן לצאת לשוק בשנת 2014
חברת יבמ הציגה בשבוע שעבר ממיר אותות אנלוגיים לדיגיטליים (ADC) המגיע למהירות המרה של 1.2Gs/s ומיוצר בטכנולוגיית CMOS בגיאומטריה של 32 ננומטר. הטכנולוגיה פותחה במעבדות המחקר של יבמ בציריך, בשיתוף פעולה עם בית הספר הפוליטכני של לוזאן, שווייץ.
היא מבוססת על שינוי שבוצע במבנה של ממיר מסוג Successive Approximation Register. בדרך כלל הממיר מבוסס על השוואה של האות אנלוגי הנכנס עם אות מקביל שהופק באמצעות המרת אות דיגיטלי לאנלוגי. ההשוואה מתקדמת מהסיבית החשובה ביותר של המספר הדיכגיטלי אל הסיבית המינימלית, ומייצרת מספר בינרי לאחר מספר השוואות, בהתאם לגודל המילה הדיגיטלית.
החוקרים הוסיפו מעגל השוואה נוסף למעגל הממיר, ועל-ידי כך האיצו את ביצועיו כדי להתמודד עם המרת נתונים עד לנפח של 100 גיגה-ביט לשנייה. למרות המהירות הגבוהה, הממיר עדיין עובד במתח של 1V בלבד ובהספק של 3.1mW. חברת יבמ מסרה שרוב ממירי ה-ADC הזמינים כיום בשוק לא תוכננו על-מנת לטפל ביישומי ביג דאטה המוכרים לנו כיום ואינם מסוגלים להתמודד עם כמויות הענק של הנתונים. אבטיפוס של השבב החדש מיוצר כיום במפעל המיקרואלקטרוניקה של יבמ באיסט פישקיל, ניו-יורק. הרכיב החדש צפוי להגיע לשוק במהלך שנת 2014.
פורסם בקטגוריות: חדשות , סמיקונדקטורס , רכיבים


