Synopsys ו-TSMC מתאימות את ספריות ה-IP של DesignWare ל-16 ננומטר

29 מאי, 2014

חברת Synopsys מסרה שכבר היום ניתן לקבל חלק מהמודולים של DesignWare IP לצורך שימוש בתהליך הייצור של TSMC ל-16 ננומטר

חברת Synopsys מסרה שכבר היום ניתן לקבל חלק מהמודולים של DesignWare IP לצורך שימוש בתהליך הייצור של TSMC ל-16 ננומטר

סכימה של טרנזיסטור FinFET בתהליך של אינטל
טרנזיסטור FinFET בתהליך של אינטל

חברת Synopsys וקבלנית ייצור השבבים העצמאית הגדולה בעולם, TSMC, מגבירות את שיתוף הפעולה ביניהן.

שתי החברות הודיעו שהן החלו לבצע תהליך הסמכה של ספריית הקניין הרוחני DesignWare IP של סינופסיס, לתהליך הייצור המתקדם ביותר של TSMC, לייצור שבבים מטרנזיסטורי FinFET תלת-מימדיים ברוחב צומת של 16 ננומטר.

תהליך ייצור של שבבי העתיד

עד היום נעשה שימוש ב-DesignWare USB IP ביותר מ-3,000 מוצרים, והוא הותאם לכ-100 תהליכי ייצור. שתי החברות גם הצליחו לממש בהצלחה את ספריית femtoPHY IP, עבור USB3.0, מספר ספריות של מעגלים לוגיים וזיכרונות המוטמעים בתוך השבב (Embedded Memories).

להערכת TSMC, טכנולוגיית הייצור שלה קיבלה את הכינוי "תהליך 16FF+", מצמצמת את צריכת ההספק של השבב ב-55% ומשפרת את ביצועיו בכ-35% בהשוואה לייצור בתהליך של 28 ננומטר. כעת משתמשת חברת TSMC במודול STAR Memory System מתוך חבילת DesignWare כדי לבדוק ולתקן זיכרונות בכל שבבי הבדיקה שלה לטכנולוגיית 16FF+. זאת, לאחר שהחברה התאימה אותה לבדיקת זיכרונות, תיקונים ולשימוש חוזר בקניין רוחני בתהליך ה-16 ננומטר של TSMC.

למעבר לייצור בטרנזיסטורי FinFET יש השפעה רבה על ה-IP המשולב במעגל, שכן מבנה הצומת הוא שונה לחלוטין, ולכן הפרמטרים החשמליים והפיסיים המגדירים תכנון נכון צריכים להיות מוגדרים מחדש. חברת Synopsys מסרה שכבר ניתן לקבל את המודולים הבאים לצורך שימוש בייצור של TSMC ל-16 ננומטר: DesignWare USB 3.0 femtoPHY IP, Logic Libraries, Embedded Memories, STAR Memory ו-STAR Hierarchical System.

Share via Whatsapp

פורסם בקטגוריות: חדשות , סמיקונדקטורס , תוכנה ותכנון אלקטרוני